跳到主要內容區

陳寶龍 副教授

陳寶龍 副教授

 

teacher17 最高學歷: 交通大學電子工程研究所博士
TEL: (07)6011000  Ext:32051       研究室:B309
E-mail: plchen@nkust.edu.tw
專 長: VLSI 設計  FPGA設計   數位式頻率合成器  亂數信號產生及應用  
實驗室網頁: https://ccee.nkust.edu.tw/p/412-1054-7501.php?Lang=zh-tw
Pao-Lung Chen  

學歷:

  • Ph.D : 交通大學電子工程研究所博士
  • M.S. : 美國德州農工大學(Texas A&M University)電機碩士

經歷:

  • 中原大學電機系助教
  • 工研院電腦與通信研究所
  • 合泰半導體
  • 私立光復中學資訊科教師
  • 私立親民技術學院教師
  • 學術會員: IEEE, IEICE,臺灣積體電路學會

授課:

  • 數位設計
  • 數位設計實習
  • 數位系統實習
  • 電子電路
  • 數位電子電路
  • 電子電路實習

 


研究計畫:

  • 具動態頻率計數及可擴展隨機亂度之可合成式分數頻率合成器,NSC-104-2221-E327-032, 104.08.01~105.07.31,科技部,主持人
  • 可擴展隨機亂度化之飛加器頻率合成器, NSC-103-2221-E327-046, 103.08.01~104.07.31,國科會,主持人。
  • 隨機儲存分數進位之內插式飛加器頻率合成器, NSC-102-2221-E327-041, 102.08.01~103.07.31,國科會,主持人。
  • 以內插式飛加器為基礎之寬頻延遲鎖定迴路的設計與研究,NSC-101-2221-E327-037, 101.08.01~102.07.31,國科會, 主持人。
  • CMOS主動憶阻器的設計與應用, NSC-100-2221-E327-025, 100.08.01~101.07.31, 國科會, 主持人。
  • 應用混沌調變達成高解析度全數位頻率合成器的設計與研究(II),NSC-99-2221-E0327-047, 99.08.01~100.07.31,國科會,主持人。
  • 應用混沌調變達成高解析度全數位頻率合成器的設計與研究(I),NSC-98-2221-E0327-037, 98.08.01~99.07.31,國科會,主持人。
  • 可應用於高解析多媒體數位傳輸介面接收器之全數位式多相位鎖相迴路與延遲迴路矽智產的設計(II),NSC-97-2221-E-327-033, 97.08.01~98.07.31,國科會,主持人。
  • 可應用於高解析多媒體數位傳輸介面接收器之全數位式多相位鎖相迴路與延遲迴路矽智產的設計(I),NSC-96-2221-E-327-041, 96.08.01~97.07.31,國科會,主持人
  • 計畫主持人, “高倍數時脈產生器的設計及研究”,產學交流專案, 親民技術學院, 編號CMIT95-C-01-38, 執行期間95/01/01 ~ 95/10/31。
  • 高倍數時脈產生器的設計及研究,95.01.01~95.10.31,金祥豐企業社,主持人
  • 計畫主持人, “以數位式壓控變容器為基礎之高精確石間轉換電路研製及其應用”,親民技術學院, 編號CMIT-94-03-01, 執行期間94/01/01 ~ 94/10/31。
  • 計畫主持人, “全數位式時脈產生器抖動量分析與量測”,親民技術學院, 編號CMC-92-03-13, 執行期間92/01/01 ~ 92/12/31。
  • 計畫主持人, “軟體式數位鎖相迴路的控制智產權設計”,國科會, 編號NSC-91-2525-E-243-002, 執行期間91/08/01 ~ 92/07/31。
  • 計畫主持人, “電子科之電腦輔助軟體的整合”,親民技術學院, 編號CMC-91-T-03-06, 執行期間91/01/01 ~ 91/12/31。
  • 計畫主持人, “微處理器輔助的時脈倍頻器”,親民技術學院, 編號CMC-91-T-03-02, 執行期間91/01/01 ~ 91/12/31。

期刊論文:

  • Pao-Lung Chen, “A Fully Synthesizable Ultra-N Audio Frequency Multiplier for HDMI Applications,” IEEE, TCAS2, Early Access, Oct. 2019.
  • Liming Xiu, Pao-Lung Chen, and Yong Han, “A Cost-Effective TAF-DPS Syntonization Scheme of Improving Clock Frequency Accuracy and Long-Term Frequency Stability  for Universal Applications”, in Low-Power Circuits for Emerging Applications in Communications, Computing, and Sensing, Chapter 5, CRC Press Taylor & Francis Group, ISBN 978-1-138-58001-5, pp97 ~121, Feb. 2019.
  • Liming Xiu, Pao-Lung Chen,“A Reconfigurable TAF-DPS Frequency Synthesizer on FPGA Achieving 2 ppb Frequency Granularity and Two-Cycle Switching Speed, ” IEEE Trans. on Industrial Electronics, Vol. 64 No. 2, 2017, pp.1233 ~ 1240, (SCI, IF=6.383)
  • Pao-Lung Chen, Da-Chen Lee, Wei-Chia Li,“Flying-Adder Freuqnecy Synthesizer with Counter Based Randomization Method, ” IEICE Trans. Electron, EC, Vol. 98 No. 6, 2015, pp.480~489 (SCI)
  • Pao-Lung Chen, Chun-Chien Tsai, "An Interpolated Flying-Adder-Based Frequency Synthesizer," International Journal of Electrical Engineering, Vol. 2011, P. 1 ~ P. 11 , PID: 871835, Nov. 2011. (EI)
  • Pao-Lung Chen, “Subtraction Inversion for Delta Path’s Hardware Simplification in MASH Delta-Sigma Modulator,” IEICE Trans. Fundamentals, Vol. E-93A, pp. 2616-2620, Dec. 2010. (SCI/EI)
  • Pao-Lung Chen, Ching-Che Chung, Jyh-Neng Yang, and Chen-Yi Lee, “Clock Generation with Cascaded Dynamic Frequency Counting Loops for Wide Multiplication Range Applications,” IEEE Journal of Solid-State Circuits, Vol. 41, No. 6, pp. 1275-1285, June 2006. (SCI/EI).
  • Pao-Lung Chen, Ching-Che Chung and Chen-Yi Lee, “A Portable Digitally-Controlled Oscillator Using Novel Varactors,” IEEE Trans. Circuits and Syst. II, Express Briefs, Vol. 52, No. 5, pp. 233-237, May 2005. (SCI/EI)
  • Pao-Lung Chen and Chen-Yi Lee, “A Standard Cell-Based Frequency Synthesizer with Dynamic Frequency Counting,” IEICE Trans. Fundamentals, Vol. E-88A, pp. 3554-3563, Dec. 2005. (SCI/EI)
  • Pao-Lung Chen, Ching-Che Chung and Chen-Yi Lee, “A Novel Digitally-Controlled Varactor for Portable Delay Cell Design,” IEICE Trans. Fundamentals, Vol. E-87A, pp. 3324-3326, Dec. 2004. (SCI/EI)

研討會論文:

  • Pao-Lung Chen, Luo-Cheng Zhang,車載資訊與無線阻抗匹配之研究,2017第一科大電機資訊學院師生研發成果研討會,2017.06
  • Pao-Lung Chena,, Chih-Hsuan Chang,A Flying-Adder Frequency Synthesizer for FPGA-Based Applications,The international conference on engineering and applied science 2016,2016.02
  • 陳寶龍 陳嘉男,網路佈線工程斷線接續之研究,2016 第一科大電機資訊學院師生研發成果研討會,2016.06
  • Pao-Lung Chen,A Low-Cost Carry Look-Ahead Adder for Flying-Adder,ICCE-TW 2016,2016.05
  • Pao-Lung Chen,An Open-Loop Fractional Divider Based on Direct Phase,ICCE-TW 2016,2016.05
  • Pao-Lung Chena,, Chih-Hsuan Chang,2016 工程及應用科學研討會,The international conference on engineering and applied science 2016,2016.02
  • Pao-Lung Chen,無電感蔡氏電路及憶阻器,2015 2nd International Conference on Infromation Science and Control Engineering,2015.04
  • Pao-Lung Chen, Chen-Hung Wu,飛加器與LFSR儲存裝置之研究,2015 第一科大電機資訊學院師生研發成果研討會,2015.05
  • Pao-Lung Chen,使用De Bruijn 序列達成分數式進位亂度化,IEEE International Conference on Consumer Electronics-Taiwan,2015.06
  • Pao-Lung Chen, Ting-Yao Chen,數位控制振盪器使用儲存裝置亂度化,IEEE International Conference on Consumer Electronics-Taiwan,2015.06
  • Pao-Lung Chen,使用De Bruijn 序列達成分數式進位亂度化,IEEE International Conference on Consumer Electronics-Taiwan,2015.06
  • Pao-Lung Chen, Chen-Hung Wu,飛加器與LFSR儲存裝置之研究,2015 第一科大電機資訊學院師生研發成果研討會,2015.05
  • 陳寶龍 郭百惟,虛擬亂數的檢測,2014 第一科大電機資訊學院師生研發成果研討會,2014.05
  • 陳寶龍 王子祥,A Multiphase Delay-Locked Loop with Interleaving,2014 International Conference on Information Science, Electronics and Electrical Engineering (ISEEE 2014),2014.04
  • 陳寶龍 鄭奇欣,A FRACTIONAL PSEUDO RANDOM BINARY SEQUENCE FOR SPUR REDUCTION IN Flying-Adder Frequency Synthesizer,2014 International Conference on Information Science, Electronics and Electrical Engineering (ISEEE 2014),2014.04
  • 陳寶龍 郭百惟,虛擬亂數的檢測,2014 第一科大電機資訊學院師生研發成果研討會,2014.05
  • 陳寶龍,一個跳耀較正演算法應用於多相位鎖相迴路,IEEE 2013 ICCA 控制及自動化研討會,2013.06
  • 陳寶龍 張寶隆,飛加器頻率合成器- FPGA 實現與量測,2013 第一科大電機資訊學院師生研發成果研討會,2013.05
  • 陳寶龍 林百松,顯示器即時消耗功率之研究,2013 第一科大電機資訊學院師生研發成果研討會,2013.05
  • Pao-Lung Chen, In-Ming Yang,亂數估測-使用Matlab,2012 第一科大電機資訊學院師生研發成果研討會,2012.05
  • Pao-Lung Chen, Hsin-Yu Yu, Jen-Tai Lo, Ke-Xin Lin,The Measurement and Analysis of Chaotic Music,2012 ICEICE,2012.04
  • Hsu-Kuang Chang, Yi-Wei Kung, King-Chu Hung, Pao-Lung Chen,XML Information for Efficient Retrieval Service with Complete Path Representation,2012 INTERNATIONAL WORKSHOP ON TECHNOLOGY ENHANCED LEARNING AND LIVING (TELL 2012),2012.02
  • Pao-Lung Chen, Ke-Xin Lin,Simulation-Based Analysis and Experimental,FIRA 2011,2011.08
  • 陳寶龍、 王子祥,全數位多相位重覆利用連續逼近暫存器延遲鎖相迴路,2011 高科大電機資訊學院師生研發成果研討會, pp.54-59, May 2011.
  • 陳寶龍、 洪聖賢,電力系統無線避雷突波計數器,2011 高科大電機資訊學院師生研發成果研討會, pp.60-65, May 2011.
  • Pao-Lung Chen, Tzu-Siang Wang, Jyun-Han Ciou, “A Multiphase All-Digital Delay-Locked Loop with Reuse SAR,”2010 IEEE APCCAS, pp, 943-946, Dec. 2010.
  • Pao-Lung Chen,A Low Power Multiphase All-Digital Phase Locked Loop with Reusing SAR,The First International Conference on Green Circuits and Systems,pp. 695-698, June 2010.
  • 陳寶龍、 邱俊翰、王子祥、蔡均鍵,具有監控計數之連續逼近式暫存器,國立高雄大學與國立高雄第一科技大學 2010 年工程科技研究成果聯合發表會,April 2010.
  • 陳寶龍、 王子祥、 邱俊翰 、 蔡均鍵,多相位自我校準之重複利用連續逼近暫存器延遲鎖定迴路,國立高雄大學與國立高雄第一科技大學 2010 年工程科技研究成果聯合發表會,April 2010.
  • 陳寶龍 蔡均鍵 邱俊翰 王子祥,改良型連續逼近暫存器控制之多相位數位鎖相迴路電路設計,2010 電子通訊與應用研討會,pp. 12-16 , May 2010.
  • Pao-Lung Chen, Chun-Fu Liu, Tsung-Hsiang Lin , “A Multiphase Digital Controlled Oscillator with DVC Technique” , SASIMI 2009 - THE 15TH WORKSHOP ON SYNTHESIS AND SYSTEM INTEGRATION OF MIXED INFORMATION TECHNOLOGIES , Okinawa, Japan.
  • 陳寶龍 ,邱義惇,” 無線通訊智慧型工業控制器於ISM BAND 的設計與實現 “, 2009 高科大電機資訊學院師生研發成果研討會,2009.05.
  • 陳寶龍,黃毓樑,”混鈍電路的實作與模擬 ”, 2009 高科大電機資訊學院師生研發成果研討會,2009.05.
  • Pao-Lung Chen,”JITTER SIMULATION AND MEASUREMENT OF AN ALL-DIGITAL CLOCK GENERATOR WITH DYNAMIC FREQUENCY COUNTING LOOP”,2008 IEEE ISCAS,2008.05.
  • 陳寶龍, 林琮翔,劉俊甫,”一種改良型多相位校準技術”,2008 高科大電機資訊學院師生研發成果研討會,2008.05
  • 陳寶龍,”Simulation and Measurement of Jitter Noise in Dynamic Frequency Counting Loop of All-Digital Clock Generator”,2007 高科大電機資訊學院教師研發成果研討會,2007.05
  • Ching-Che Chung, Pao-Lung Chen, and C.-Y. Lee,An All-Digital Delay-Locked Loop for SDRAM Controller Applications,2006 Symposium on VLSI Design, Automation & Test (VLSI-DAT),2006.04
  • Pao-Lung Chen, Ching-Che Chung, and C.-Y. Lee, “An All-Digital PLL with Cascaded Dynamic Phase Average Loop for Wide Multiplication Range Applications,” in Proc. IEEE ISCAS’05, May 2005, pp. 4875-4878.
  • Pao-Lung Chen, and Chen-Yi Lee, “A Compact Software-Controlled Clock Multiplier for SoC Applications,” in Proc. IEEE 45th MWSCAS, Aug. 2002, pp. I499-I502.
  • Pao-Lung Chen, Kun-Fu Tseng, Ling-Ling Ho, and Chen-Yi Lee, “A phase Frequency Detector using Novel Resettable D Flip-Flop,” Proc. 2002 VLSI Design/CAD Symposium, Taiwan, Aug. 2002, pp. 240-243.
  • Pao-Lung Chen, and Chen-Yi Lee, “A Novel Structure for Low Power and High Performance Multimedia Processor,” in Proc. DMS’01, The 2001 International Workshops on Multimedia Technologies, Architecture, and Applications, Sep. 2001, pp. 295 ~ 298.
  • Pao-Lung Chen, and etc., “A 40 MHz chip for a 64-bit Floating Point Processor,” The fourth conference of VLSI design/CAD, Nan-Tou, Taiwan, Aug. 1993.
  • Pao-Lung Chen, and Mi Lu, “Parallel Polygonal Approximation by the Width of the Set,” in Proc. of the First IEEE Workshop on Imprecise and Approximate Computation, pp. 93-97, Phoenix, Ariz., Dec. 1992.
  • Pao-Lung Chen, and Mi Lu, “Computing the Diameter and width of a Set,” in Proc. of the 1991 Science, Engineering and Technology Seminars, ME2, pp. 20-23, Huston, Texas, May 1991.
 

國內期刊學報:

  • 陳寶龍, 連志銘 “A Low Cost Software-Controlled Clock Multiplier,”親民學報, 第6期, pp. 33-38, June 2002.
  • 陳寶龍, 何玲玲, 謝瑞明, 連志銘 “A Method for Improving Performance and Reducing Power in Microprocessor,”親民學報, 第5期, pp. 49-56, Nov. 2001.
  • 陳寶龍, 江耀玄, 李鎮宜 “A 10/100 Mbps Data Recovery System By Five Phases Sampling,” 親民學報, 第4期, pp. 55-61, Oct. 2000.
  • 陳寶龍, 陳雪惠, 連志銘, 李鎮宜 “An Analysis of Standard Cell Usage in Logic Synthesis,” 親民學報, 第4期, pp. 48-54, Oct. 2000.
  • 陳寶龍, “微控制器的市場及應用,”電子月刊第3卷, 第8 期, Aug, 1997.
  • 陳寶龍, “高速乘法器的探討,”工研院電通所Research Journal, 第18期, pp. 55-59, March 1995.
  • 陳寶龍, “液晶顯示器在個人數位助理上的探討,”工研院電通所Research Journal, 第37期, pp. 15-19, March 1995.

專利:

  • 內插式多工器,I410142
  • Pao-Lung Chen, and Chen-Yi Lee, “Instruction Pre-fetch Amount Control with Reading Amount Register Flag Set Based on Pre-Detection of Conditional Branch-Select Instruction,” US patent No. 6842846, Jan. 2005.
  • Chen-Yi Lee and Pao-Lung Chen, “Phase Frequency Detector with A Narrow Control Pulse,” US patent No. 6831485, Dec. 2004.
  • 陳寶龍, “一種以計數器為基礎的全數位時脈倍頻器,” 中華民國專利新型第M241888號, 93年8月21日。
  • 陳寶龍,李鎮宜, “微處理器指令讀取構造,”中華民國專利新型第223914號,93年5月1日。
  • 李鎮宜,陳寶龍, “窄控脈衝式相頻偵測器,”中華民國專利發明第198721號,93年3月1日。
  • 陳寶龍, “程式計數器的位址計算法及裝置,” 中華民國專利發明第090313號, 87年3月17日。
  • 陳寶龍, “利用暫存器控制乘除法的乘除器,” 中華民國專利新型第119719號, 86年1月2日。

 


成果影片:

動態DC轉DC升壓電路使用數位式脈衝調變(PWM)

 


著作權:

  • 可程式化 STN LCD 控制器, 電腦程式, 核准文號 8409963,84年6月20日.

技術報告:

  • 陳寶龍,高倍數時脈產生器的設計及研究,親民技術學院,2006.10.31

歷年研究生:

日間研究生

  • 李偉嘉, 102學年度 (服役中), 全數位鎖相迴路具動態頻率計數之研究
  • 李大成, 102學年度  (服役中), 虛擬隨機存儲應用之研究
  • 鄭奇欣, 101學年度 (京元電子), 虛擬隨機存儲架構結合飛加器頻率合成器之實現與分析
  • 林三祥, 101學年度  (仁寶電腦), 全數位鎖相迴路運用LFSR 及飛加器之研究
  • 羅仁泰, 101學年度  (仁寶電腦), 混沌電路積體化之研究
  • 許天耀, 100學年度  (瑞傳科技), 飛加器頻率合成器與校準電路之實現
  • 王子祥, 99學年度  (仁寶電腦), 多相位自我校準之重複逼近暫存器延遲鎖定迴路
  • 邱俊翰, 99學年度  (虹光科技), 多相位具有監控計數之全數位鎖相迴路
  • 蔡均鍵, 98學年度  (兆發科技), 內插式飛加器之頻率合成器
  • 劉俊甫, 97學年度  (天鈺科技) , 多相位數位鎖相迴路電路設計
  • 林琮翔,  97學年度  (美國 Microchip) ,數位控制多相位延遲鎖定迴路使用改良型校準技術

在職班研究生

  • 吳承洪, 電腦與通訊工程研究所, 102學年度, 飛加器與LFSR隨機存儲裝置之研究
  • 李維政, 電腦與通訊工程研究所, 102學年度,飛加器頻率合成器結合LFSR之模擬與分析 
  • 楊芳昇, 電腦與通訊工程研究所, 102學年度, 升降壓整流IC之量測與分析 
  • 黃傳泰, 電腦與通訊工程研究所, 102學年度, 隨機亂數調控數位控制振盪器之量測與分析 
  • 郭百惟, 電腦與通訊工程研究所, 102學年度, 虛擬亂數的檢測 
  • 陳廷曜, 電腦與通訊工程研究所, 101學年度,  LFSR 具隨機存儲裝置之研究
  • 張寶隆, 電腦與通訊工程研究所, 100學年度, 飛加器頻率合成器– FPGA實現與量測
  • 吳文忠, 電腦與通訊工程研究所, 100學年度, 以飛加器為基礎的頻率合成器之模擬與分析
  • 吳淑君, 電腦與通訊工程研究所, 100學年度, 使用Matlab模擬分析混沌電路
  • 林百松, 電腦與通訊工程研究所, 100學年度, 顯示器即時消耗功率之研究  
  • 余信育, 電腦與通訊工程研究所, 99學年度, 混沌音樂的量測與分析
  • 王河欽, 電腦與通訊工程研究所, 99學年度, 混沌電路模擬與頻譜分析
  • 楊映明, 電腦與通訊工程研究所, 99學年度, 使用Matlab亂數估測 
  • 林科鑫, 電腦與通訊工程研究所, 98學年度, 混沌電路理論與模擬分析
  • 蔡清雲, 電腦與通訊工程研究所, 98學年度, 設計CMOS 運算放大器之研究與探討
  • 黃毓樑, 電腦與通訊工程研究所, 97學年度, 渾沌電路的研製與模擬  
  • 洪聖賢, 電腦與通訊工程研究所, 97學年度, 電力系統避雷突波計數器無線傳輸設計
  • 邱義惇, 電腦與通訊工程研究所, 96學年度, 無線通訊智慧型工業控制器於ISM BAND的設計與實現

學術活動:

  • IEEE International Conference on Consumer Electronic - Taiwan 2016
  • International conference on Engineering and Applied Science
  • IEEE International Conference on Consumer Electronics-Taiwan
  • 2015 International Conference on Infromation Science and Control Engineering
  • 2014 International Conference on Information Science, Electronics and Electrical Engineering (ISEEE 2014)
  • 2013 IEEE ICCA 控制與自動化研討會
  • 2011 FIRA, Kaoshiung  Taiwan 
  • 2010 IEEE APCCAS, Kuala Lumpur, Malaysia
  • 2010 IEEE ICGCS, China
  • 2009 SASIMI, Okinawa, Japan
  • 2008 ISCAS, Seattle, USA
  • 2007年IC Layout 教師研習營
  • 2006 Symposium on VLSI Design, Automation & Test (VLSI-DAT)
  • 2006 佈局技術研討會
  • 2005 ISCAS, Kobe, Japan